|
马上注册,结识高手,享用更多资源,轻松玩转三维网社区。
您需要 登录 才可以下载或查看,没有帐号?注册
x
常见硬件术语手册常见硬件术语手册一、CPU术语解释
6 g9 z% A4 ]# ]$ I1 s# S " T* H5 m0 `6 n
3DNow!: (3D no waiting)AMD公司开发的SIMD指令集,可以增强浮点和多媒体运算的速度,它的指令数为21条。) ]9 E) X9 }, e* l) q: S
! V0 @1 F* X6 a' V4 b5 V- y" E4 v ALU: (Arithmetic Logic Unit,算术逻辑单元)在处理器之中用于计算的那一部分,与其同级的有数据传输单元和分支单元。% Z. H' m+ n3 z
; ]/ O# a9 B8 a: y
BGA:(Ball Grid Array,球状矩阵排列)一种芯片封装形式,例:82443BX。! T8 h( [8 @8 F
3 O3 L. V0 P" p l
BHT: (branch prediction table,分支预测表)处理器用于决定分支行动方向的数值表。3 L- u S! X7 }* ?
" y, A- c2 ~& P4 r# _% ?; ^
BPU:(Branch Processing Unit,分支处理单元)CPU中用来做分支处理的那一个区域。
1 w0 E7 x) M$ z: M; A4 c % r' _, K+ x" p& d! k! u4 X" F
Brach Pediction: (分支预测)从P5时代开始的一种先进的数据处理方法,由CPU来判断程序分支的进行方向,能够更快运算速度。% `% J' i" d( t
5 C8 u. `, r! {
CMOS: (Complementary Metal Oxide Semiconductor,互补金属氧化物半导体)它是一类特殊的芯片,最常见的用途是主板的BIOS(Basic Input/Output System,基本输入/输出系统)。/ \3 `) f, K5 J% d
4 q+ Q6 M+ C+ g
CISC: (Complex Instruction Set Computing,复杂指令集计算机)相对于RISC而言,它的指令位数较长,所以称为复杂指令。如:x86指令长度为87位。
- R( D2 [( b/ n2 d / P. T; L2 D; w8 [
COB: (Cache on board,板上集成缓存)在处理器卡上集成的缓存,通常指的是二级缓存,例:奔腾II / B* U0 j# P8 _) w) w
9 ]+ d) }; h$ D ^4 u- f. |
COD: (Cache on Die,芯片内集成缓存)在处理器芯片内部集成的缓存,通常指的是二级缓存,例:PGA赛扬370 . Z3 B p9 C$ e5 t5 E p0 J
2 u' s6 G* @% ? p CPGA: (Ceramic Pin Grid Array,陶瓷针型栅格阵列)一种芯片封装形式。8 k+ s' D) Q/ W
: R, G" C1 T6 \: H- @3 R0 i CPU: (Center Processing Unit,中央处理器)计算机系统的大脑,用于控制和管理整个机器的运作,并执行计算任务。3 R0 j+ [/ S8 v4 l
$ D- |# u9 Q! s Data Forwarding: (数据前送)CPU在一个时钟周期内,把一个单元的输出值内容拷贝到另一个单元的输入值中。
2 C0 _* K5 _4 q3 ^, \1 L
0 R. A/ Q# c! b; X Decode: (指令解码)由于X86指令的长度不一致,必须用一个单元进行“翻译”,真正的内核按翻译后要求来工作。
! _% H% q5 c, R9 j 1 d4 ^) E! i5 w# C) J
EC: (Embedded Controller,嵌入式控制器)在一组特定系统中,新增到固定位置,完成一定任务的控制装置就称为嵌入式控制器。' L0 e( ]4 F, a, f7 j
9 i5 ^8 g$ {) u3 G6 Z: R
Embedded Chips: (嵌入式)一种特殊用途的CPU,通常放在非计算机系统,如:家用电器。! L4 i* [& V- z* L+ A) g, s5 \# P
7 j2 ]) z; R( _! P( t" \ EPIC: (explicitly parallel instruction code,并行指令代码)英特尔的64位芯片架构,本身不能执行x86指令,但能通过译码器来兼容旧有的x86指令,只是运算速度比真正的32位芯片有所下降。
# r5 v6 O+ Z) |
, H; }# z6 p5 o' ?5 g FADD: (Floationg Point Addition,浮点加)FCPGA(Flip Chip Pin Grid Array,反转芯片针脚栅格阵列)一种芯片封装形式,例:奔腾III 370。
3 H' B# \7 K4 m0 _& d: n
9 E& l+ c; r, |) y% q1 k7 a$ n+ A j FDIV: (Floationg Point Divide,浮点除)FEMMS(Fast Entry/Exit Multimedia State,快速进入/退出多媒体状态) 在多能奔腾之中,MMX和浮点单元是不能同时运行的。新的芯片加快了两者之间的切换,这就是FEMMS。
5 Z2 Z: A. Q ^" Q7 }3 p% c r9 P! w# V7 l4 }1 |" a% g
FFT: (fast Fourier transform,快速热欧姆转换)一种复杂的算法,可以测试CPU的浮点能力。
! U1 N" u% Z# I l- G T + `* t( G0 l: X4 _, K. P
FID: (FID:Frequency identify,频率鉴别号码)奔腾III通过ID号来检查CPU频率的方法,能够有效防止Remark。
5 d x0 u- U2 K3 u3 A5 d! [ t3 h8 z0 j+ W7 D) T! O
FIFO: (First Input First Output,先入先出队列)这是一种传统的按序执行方法,先进入的指令先完成并引退,跟着才执行第二条指令。3 C4 d/ p+ Y* _- {
- z8 _8 m9 Y: c' [4 K
FLOP: (Floating Point Operations Per Second,浮点操作/秒)计算CPU浮点能力的一个单位。
) O _4 H5 D! j% W* _0 l) w3 Y+ e
% \- I! f1 W$ e$ p4 { FMUL: (Floationg Point Multiplication,浮点乘)
% M7 ?* B, h# W+ P/ M ( L* q+ @! P2 o8 T4 q
FPU: (Float Point Unit,浮点运算单元)FPU是专用于浮点运算的处理器,以前的FPU是一种单独芯片,在486之后,英特尔把FPU与集成在CPU之内。
6 L& x0 s% D; N
a: ?. m5 i) }3 {- A1 p FSUB: (Floationg Point Subtraction,浮点减)
5 l2 p$ `) |- _' }2 z" a
7 n, g: h" E2 N5 H( s HL-PBGA: (表面黏著、高耐热、轻薄型塑胶球状矩阵封装)一种芯片封装形式。3 }7 c) Q/ F9 P5 E
. e- X2 N0 E9 ?8 M
IA: (Intel Architecture,英特尔架构)英特尔公司开发的x86芯片结构。( y& A6 j! L* O( r0 P6 ?# u
* l% C: V J6 v# f; G ID: (identify,鉴别号码)用于判断不同芯片的识别代码。
: W4 Q% o2 {( [2 T& S
9 |" D( U8 m' z1 {. k$ f$ o+ P* ~ IMM: (Intel Mobile Module,英特尔移动模块)英特尔开发用于笔记本电脑的处理器模块,集成了CPU和其它控制设备。# j5 ?: @1 h+ T7 [" U( b5 ^! j7 L
: U3 C% h: C* o Instructions Cache: (指令缓存)由于系统主内存的速度较慢,当CPU读取指令的时候,会导致CPU停下来等待内存传输的情况。指令缓存就是在主内存与CPU之间增加一个快速的存储区域,即使CPU未要求到指令,主内存也会自动把指令预先送到指令缓存,当CPU要求到指令时,可以直接从指令缓存中读出,无须再存取主内存,减少了CPU的等待时间。
1 S; E, x1 S1 S! g3 R+ `, }8 H
" S ~" }3 ?! z A& V Instruction Coloring: (指令分类)一种制造预测执行指令的技术,一旦预测判断被相应的指令决定以后,处理器就会相同的指令处理同类的判断。6 f+ G& i# q/ }8 V$ O9 C6 Y
" M9 M) v; a9 N! x- O1 f
Instruction Issue: (指令发送)它是第一个CPU管道,用于接收内存送到的指令,并把它发到执行单元。IPC(Instructions Per Clock Cycle,指令/时钟周期)表示在一个时钟周期用可以完成的指令数目。
4 s0 v- s# M* o/ Y
; }# p) b8 q& ?% v% l, z( g, _ KNI: (Katmai New Instructions,Katmai新指令集,即SSE) Latency(潜伏期)从字面上了解其含义是比较困难的,实际上,它表示完全执行一个指令所需的时钟周期,潜伏期越少越好。严格来说,潜伏期包括一个指令从接收到发送的全过程。现今的大多数x86指令都需要约5个时钟周期,但这些周期之中有部分是与其它指令交迭在一起的(并行处理),因此CPU制造商宣传的潜伏期要比实际的时间长。9 f2 b: r$ |8 G0 z5 N
; d3 U; S6 E/ d! H+ f/ B
LDT: (Lightning Data Transport,闪电数据传输总线)K8采用的新型数据总线,外频在200MHz以上。5 \$ ]$ \8 F5 `9 c3 P+ _$ A) Z _
! N1 B0 Z; ?' w: O9 W
MMX: (MultiMedia Extensions,多媒体扩展指令集)英特尔开发的最早期SIMD指令集,可以增强浮点和多媒体运算的速度。) ?% t4 I5 ?- C1 L
* D$ M, n( M! i- `+ ~
MFLOPS: (Million Floationg Point/Second,每秒百万个浮点操作)计算CPU浮点能力的一个单位,以百万条指令为基准。
6 n9 _9 g x, z3 f# S! L ; ~7 B( V. c' O0 o# K7 S/ D
NI: (Non-Intel,非英特尔架构)
4 w! f7 \8 @! m" X% P& l 1 l- E. u, R- j6 r) A
除了英特尔之外,还有许多其它生产兼容x86体系的厂商,由于专利权的问题,它们的产品和英特尔系不一样,但仍然能运行x86指令。
5 H, Y5 e9 A. v5 l* V c2 I 5 n R. j8 J; B0 C9 c
OLGA: (Organic Land Grid Array,基板栅格阵列)一种芯片封装形式。
6 e- B8 S+ G% _+ e7 n , N' J/ }" N+ n. D+ J1 q5 R
OoO: (Out of Order,乱序执行)Post-RISC芯片的特性之一,能够不按照程序提供的顺序完成计算任务,是一种加快处理器运算速度的架构。3 a. [5 n4 ? H8 ^( S
# C( D$ V8 x% s# o9 g" _$ j4 e; b
PGA: (Pin-Grid Array,引脚网格阵列)一种芯片封装形式,缺点是耗电量大。4 F, v! M+ s0 B( r! N6 g- O
1 C, w }& h( Q6 b7 U' a$ _$ r
Post-RISC: 一种新型的处理器架构,它的内核是RISC,而外围是CISC,结合了两种架构的优点,拥有预测执行、处理器重命名等先进特性,如:Athlon。/ k1 @; F: w7 ~6 [5 z
8 M) h! o, R9 @. h7 f% H7 d4 ~
PSN: (Processor Serial numbers,处理器序列号)标识处理器特性的一组号码,包括主频、生产日期、生产编号等。$ Q4 v" O% Z, j! ~
1 H) R6 {# u% D/ ^2 P
PIB: (Processor In a Box,盒装处理器)CPU厂商正式在市面上发售的产品,通常要比OEM(Original Equipment Manufacturer,原始设备制造商)厂商流通到市场的散装芯片贵,但只有PIB拥有厂商正式的保修权利。
! d) J- q- f' E' n: G
0 |* ^) u8 o' B0 y% H |
|