QQ登录

只需一步,快速开始

登录 | 注册 | 找回密码

三维网

 找回密码
 注册

QQ登录

只需一步,快速开始

展开

通知     

查看: 3070|回复: 7
收起左侧

[求助] 上拉电阻和下拉电阻的作用是什么

[复制链接]
发表于 2009-12-6 19:11:09 | 显示全部楼层 |阅读模式 来自: 中国陕西西安

马上注册,结识高手,享用更多资源,轻松玩转三维网社区。

您需要 登录 才可以下载或查看,没有帐号?注册

x
在实验过程中经常出现上拉电阻和下拉电阻,但其作用不是很清楚,问过一些人,说的也是很模糊,只是说就那麽用就对了
1 ~% o; P3 M( e5 B! j* x, j我希望能得到一个系统的解释,这些电阻的作用是什么,他们在什么情况下使用?
发表于 2009-12-6 19:16:43 | 显示全部楼层 来自: 中国山东日照
是使电位发生改变的电阻,改变某点电位以满足控制需要。

评分

参与人数 1三维币 +1 收起 理由
lsq12345 + 1 应助

查看全部评分

发表于 2009-12-7 08:53:14 | 显示全部楼层 来自: 中国北京
上拉电阻: 3 c/ @2 Q% g3 R. _/ P
1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。 2 H2 M  z! {& k! l) t; D
2、OC门电路必须加上拉电阻,才能使用。
2 [! @2 O- C  E3 Y. D1 r3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。 7 i3 Y: I6 ]+ o# J
4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。 7 a* Y9 g7 E, d. J5 g6 a
5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。
0 }  a2 H5 v  j, F1 j, E6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。
( K2 I9 t" u6 ?+ [! J& X7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。
! h$ s0 b; p6 m9 ]1 O" J上拉电阻阻值的选择原则包括:
4 |- A7 G: K7 d6 i% p, V# m1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。
: B* n0 p4 T/ _) \2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。 % r, [. }+ L6 j6 v6 e6 o% r9 p
3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑
* t0 j  M2 q9 o2 x# e6 H以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理
' z! G9 U8 a5 A, E$ Q对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素: 6 N. l0 q3 t+ R4 J0 u! ]
1. 驱动能力与功耗的平衡。以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡。
/ N: ^% N' @0 j0 ~1 d* L2. 下级电路的驱动需求。同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。 + Q1 O, {  T# K! X" m7 Q
3. 高低电平的设定。不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分压值应确保在零电平门槛之下。 $ |" V* I$ @2 U/ \! I7 h
4. 频率特性。以上拉电阻为例,上拉电阻和开关管漏源级之间的电容和下级电路之间的输入电容会形成RC延迟,电阻越大,延迟越大。上拉电阻的设定应考虑电路在这方面的需求。
% H2 M; U- t6 U) g下拉电阻的设定的原则和上拉电阻是一样的。
, |# s8 E; r) I, C; \" p, E2 ^7 @0 lOC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供,设输入端每端口不大于100uA,设输出口驱动电流约500uA,标准工作电压是5V,输入口的高低电平门限为0.8V(低于此值为低电平);2V(高电平门限值)。
6 a* B" X8 w% J  Z, W( }/ J/ h选上拉电阻时:
+ N, t1 A$ s9 z, y3 S500uA x 8.4K= 4.2即选大于8.4K时输出端能下拉至0.8V以下,此为最小阻值,再小就拉不下来了。如果输出口驱动电流较大,则阻值可减小,保证下拉时能低于0.8V即可。
4 d, B. F* A2 X0 l+ ~% l当输出高电平时,忽略管子的漏电流,两输入口需200uA ( E& e! D2 o: P+ n! ]8 Y6 ~
200uA x15K=3V即上拉电阻压降为3V,输出口可达到2V,此阻值为最大阻值,再大就拉不到2V了。选10K可用。COMS门的可参考74HC系列
0 i. D& }& W* P) T1 x9 J/ D) H设计时管子的漏电流不可忽略,IO口实际电流在不同电平下也是不同的,上述仅仅是原理,一句话概括为:输出高电平时要喂饱后面的输入口,输出低电平不要把输出口喂撑了(否则多余的电流喂给了级联的输入口,高于低电平门限值就不可靠了)
/ ?# C' k) J- a0 _% n" ^
. L6 \. T, b: G
. F, N+ l* O, _) ]" y2 ]1 W- h* T, K
在数字电路中不用的输入脚都要接固定电平,通过1k电阻接高电平或接地。 5 N$ D- v; S' x
1. 电阻作用:
; w5 \: p+ s9 X  @0 `5 J2 m1 `l 接电组就是为了防止输入端悬空
( ~  ]3 V/ J; {, ^4 zl 减弱外部电流对芯片产生的干扰
9 W# k, f' {! B8 @7 _! U5 u8 zl 保护cmos内的保护二极管,一般电流不大于10mA % {7 O, `& G% Z1 g- {3 b( [' Q. b
l 上拉和下拉、限流
  f. M9 Z# t& f3 i5 \! \' t8 il 1. 改变电平的电位,常用在TTL-CMOS匹配
0 Z* U8 K7 W9 z! c2. 在引脚悬空时有确定的状态
7 }8 ]; V8 i5 H+ G* A3.增加高电平输出时的驱动能力。
% D1 r& @  ?: r4、为OC门提供电流
  i+ i1 N9 r# R' u1 Al 那要看输出口驱动的是什么器件,如果该器件需要高电压的话,而输出口的输出电压又不够,就需要加上拉电阻。 ( y/ }% P  |5 k  T! N
l 如果有上拉电阻那它的端口在默认值为高电平你要控制它必须用低电平才能控制如三态门电路三极管的集电极,或二极管正极去控制把上拉电阻的电流拉下来成为低电平。反之, $ g9 H# u" H5 G
l 尤其用在接口电路中,为了得到确定的电平,一般采用这种方法,以保证正确的电路状态,以免发生意外,比如,在电机控制中,逆变桥上下桥臂不能直通,如果它们都用同一个单片机来驱动,必须设置初始状态.防止直通!   Q1 c4 _/ S, ]' M  U4 ^
4 m2 Q& b) y0 N
2、定义:
. q% ?" b5 i9 A2 u! Hl 上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!下拉同理!
# _3 r. `* u9 c# V' J; H& F* }l 上拉是对器件注入电流,下拉是输出电流
! q/ _" w/ r$ T7 El 弱强只是上拉电阻的阻值不同,没有什么严格区分
- u0 P3 d! ?2 ]1 k" z% o2 el 对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。 ; u2 K  p: h* \- l4 f) M

  g) H- n' z; A) }3 u+ m$ w3、为什么要使用拉电阻: + _. z5 P! {: h
l 一般作单键触发使用时,如果IC本身没有内接电阻,为了使单键维持在不被触发的状态或是触发后回到原状态,必须在IC外部另接一电阻。
7 e" z: _( n7 i9 {/ F  t+ e' Dl 数字电路有三种状态:高电平、低电平、和高阻状态,有些应用场合不希望出现高阻状态,可以通过上拉电阻或下拉电阻的方式使处于稳定状态,具体视设计要求而定! / b3 y: W5 z6 X; N: l: Z
l 一般说的是I/O端口,有的可以设置,有的不可以设置,有的是内置,有的是需要外接,I/O端口的输出类似与一个三极管的C,当C接通过一个电阻和电源连接在一起的时候,该电阻成为上C拉电阻,也就是说,如果该端口正常时为高电平,C通过一个电阻和地连接在一起的时候,该电阻称为下拉电阻,使该端口平时为低电平,作用吗:
5 s$ G1 V% o3 v6 t比如:当一个接有上拉电阻的端口设为输如状态时,他的常态就为高电平,用于检测低电平的输入。
4 O8 y. |& l8 j* a- Z, vl 上拉电阻是用来解决总线驱动能力不足时提供电流的。一般说法是拉电流,下拉电阻是用来吸收电流的,也就是你同学说的灌电流

评分

参与人数 1三维币 +2 收起 理由
lsq12345 + 2 应助

查看全部评分

发表于 2009-12-7 10:24:35 | 显示全部楼层 来自: 中国广东汕头
上拉电阻就是把不确定的信号通过一个电阻钳位在高电平,此电阻还起到限流的作用。下拉电阻是把不确定的信号钳位在低电平。上拉电阻是指器件的输入电流,而下拉指的是输出电流;弱强只是上拉电阻的阻值不同,没有什么严格区分;对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。
/ R0 |- d; M* {' g; S
: l+ g8 G$ P: D1 Q% q原理:! C* s6 V1 |& G$ C0 b
       上拉电阻实际上是集电极输出的负载电阻。不管是在开关应用和模拟放大,此电阻的选则都不是拍脑袋的。工作在线性范围就不多说了,在这里是讨论的是晶体管是开关应用,所以只谈开关方式。找个TTL器件的资料单独看末级就可以了,内部都有负载电阻根据不同驱动能力和速度要求这个电阻值不同,低功耗的电阻值大,速度快的电阻值小。但芯片制造商很难满足应用的需要不可能同种功能芯片做许多种,因此干脆不做这个负载电阻,改由使用者自己自由选择外接,所以就出现OC、OD输出的芯片。由于数字应用时晶体管工作在饱和和截止区,对负载电阻要求不高,电阻值小到只要不小到损坏末级晶体管就可以,大到输出上升时间满足设计要求就可,随便选一个都可以正常工作。但是一个电路设计是否优秀这些细节也是要考虑的。集电极输出的开关电路不管是开还是关对地始终是通的,晶体管导通时电流从负载电阻经导通的晶体管到地,截止时电流从负载电阻经负载的输入电阻到地,如果负载电阻选择小点功耗就会大,这在电池供电和要求功耗小的系统设计中是要尽量避免的,如果电阻选择大又会带来信号上升沿的延时,因为负载的输入电容在上升沿是通过无源的上拉电阻充电,电阻越大上升时间越长,下降沿是通过有源晶体管放电,时间取决于器件本身。因此设计者在选择上拉电阻值时,要根据系统实际情况在功耗和速度上兼顾。8 v' j" M+ C7 E7 O& V
        从IC(MOS工艺)的角度,分别就输入/输出引脚做一解释:9 ?( m) o8 k, A$ {$ ^5 Y
1. 对芯片输入管脚, 若在系统板上悬空(未与任何输出脚或驱动相接)是比较危险的.因为此时很有可能输入管脚内部电容电荷累积使之达到中间电平(比如1.5V), 而使得输入缓冲器的PMOS管和NMOS管同时导通, 这样一来就在电源和地之间形成直接通路, 产生较大的漏电流, 时间一长就可能损坏芯片. 并且因为处于中间电平会导致内部电路对其逻辑(0或1)判断混乱. 接上上拉或下拉电阻后, 内部点容相应被充(放)电至高(低)电平, 内部缓冲器也只有NMOS(PMOS)管导通, 不会形成电源到地的直流通路. (至于防止静电造成损坏, 因芯片管脚设计中一般会加保护电路, 反而无此必要).) \( \0 ]0 R5 Y5 f5 p

; L' g# f( q& w" v. X2. 对于输出管脚:  k+ t5 _7 g7 n0 V2 ]! x5 b
1)正常的输出管脚(push-pull型), 一般没有必要接上拉或下拉电阻.: h+ {& k6 L8 H3 v$ l. ^7 h
2)OD或OC(漏极开路或集电极开路)型管脚,( w; R0 [5 B: q4 i% C0 y4 e
这种类型的管脚需要外接上拉电阻实现线与功能(此时多个输出可直接相连. 典型应用是: 系统板上多个芯片的INT(中断信号)输出直接相连, 再接上一上拉电阻, 然后输入MCU的INT引脚, 实现中断报警功能)./ u2 H5 o8 \+ H
其工作原理是:
* m4 T% J, |" i7 C# S! t在正常工作情况下, OD型管脚内部的NMOS管关闭, 对外部而言其处于高阻状态, 外接上拉电阻使输出位于高电平(无效中断状态); 当有中断需求时, OD型管脚内部的NMOS管接通, 因其导通电阻远远小于上拉电阻, 使输出位于低电平(有效中断状态). 针对MOS 电路上下拉电阻阻值以几十至几百K为宜.
. a  m$ b. }6 E2 c0 F' w+ V(注: 此回答未涉及TTL工艺的芯片, 也未曾考虑高频PCB设计时需考虑的阻抗匹配, 电磁干扰等效应.)
# w9 F, B4 y# b& a# n* R, L1, 芯片引脚上注明的上拉或下拉电阻, 是指设计在芯片引脚内部的一个电阻或等效电阻. 设计这个电阻的目的, 是为了当用户不需要用这个引脚的功能时, 不用外加元件, 就可以置这个引脚到缺省的状态. 而不会使 CMOS 输入端悬空. 使用时要注意如果这个缺省值不是你所要的, 你应该把这个输入端直接连到你需要的状态.
' N4 o+ J) U- C, N: e) {2, 这个引脚如果是上拉的话, 可以用于 "线或" 逻辑. 外接漏极开路或集电极开路输出的其他芯片. 组成负逻辑或输入. 如果是下拉的话, 可以组成正逻辑 "线或", 但外接只能是 CMOS 的高电平漏极开路的芯片输出, 这是因为 CMOS 输出的高, 低电平分别由 PMOS 和 NMOS 的漏极给出电流, 可以作成 P 漏开路或 N 漏开路. 而 TTL 的高电平由源极跟随器输出电流, 不适合 "线或".% x7 A- h: o. ~* k
3, TTL 到 CMOS 的驱动或反之, 原则上不建议用上下拉电阻来改变电平, 最好加电平转换电路. 如果两边的电源都是 5 伏, 可以直接连但影响性能和稳定, 尤其是 CMOS 驱动 TTL 时. 两边逻辑电平不同时, 一定要用电平转换. 电源电压 3 伏或以下时, 建议不要用直连更不能用电阻拉电平.
1 `- z3 E" L9 E1 Y4, 芯片外加电阻由应用情况决定, 但是在逻辑电路中用电阻拉电平或改善驱动能力都是不可行的. 需要改善驱动应加驱动电路. 改变电平应加电平转换电路. 包括长线接收都有专门的芯片
0 J8 {) L; m0 N$ X: [# u
' i, e* S2 v7 M& V[ 本帖最后由 cylzwx 于 2009-12-7 10:32 编辑 ]
发表于 2009-12-9 12:58:09 | 显示全部楼层 来自: 中国江苏常州
上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!下拉同理!
0 v: B2 @, h  |- a  上拉是对器件注入电流,下拉是输出电流;弱强只是上拉电阻的阻值不同,没有什么严格区分;对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。
4 |5 I0 Z/ V# _  上下拉电阻: + z$ m: a* q9 e9 l8 _8 k
  1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。 7 M& d5 |% F: S- h$ e0 T  Z- {
  2、OC门电路必须加上拉电阻,以提高输出的高电平值。
; L* o  t1 j/ t2 c$ _& z/ G  3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
/ P# K# l# c; t$ a. L. |, J  4、在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗, 提供泄荷通路。 1 _  b7 M0 Z3 T1 }& X# ~5 z
  5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。 & G1 {! |  M6 n) m
  6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。 5 I4 T, M% Y) M, ?
  7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。 ! W- K% `$ v3 }) J6 L5 h5 ?
  上拉电阻:
% ~" Q% k0 d' h  J0 S# i+ @% S5 v  就是从电源高电平引出的电阻接到输出
* j5 o7 S3 Y) e0 V: A5 ]  1,如果电平用OC(集电极开路,TTL)或OD(漏极开路,COMS)输出,那么不用上拉电阻是不能工作的, 这个很容易理解,管子没有电源就不能输出高电平了。
' h0 l2 H7 w: g. S( j! t0 v  2,如果输出电流比较大,输出的电平就会降低(电路中已经有了一个上拉电阻,但是电阻太大,压降太高),就可以用上拉电阻提供电流分量, 把电平“拉高”。(就是并一个电阻在IC内部的上拉电阻上, 让它的压降小一点)。当然管子按需要该工作在线性范围的上拉电阻不能太小。当然也会用这个方式来实现门电路电平的匹配。 , J) J/ d5 m0 Y9 s' }
  需要注意的是,上拉电阻太大会引起输出电平的延迟。(RC延时) : D. k# [5 d6 w! b/ j8 s, q  R
  一般CMOS门电路输出不能给它悬空,都是接上拉电阻设定成高电平。
9 f% X, [0 X; k  Q5 O  下拉电阻:和上拉电阻的原理差不多, 只是拉到GND去而已。 那样电平就会被拉低。 下拉电阻一般用于设定低电平或者是阻抗匹配(抗回波干扰)。, m3 P, q) \* u8 Q7 U7 q4 h
  上拉电阻阻值的选择原则包括:
6 N7 ~. ?' Y5 T5 X5 X  1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。 4 \% {  _( ?1 Z: v
  2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
5 Q" p8 o" ?$ m7 S# y2 `* G: v  3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑
, R/ V7 s5 H: S( n  以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理
发表于 2009-12-12 20:51:15 | 显示全部楼层 来自: 中国吉林吉林市
上拉:通过一个电阻对电源相连。下拉:通过一个电阻到地。$ M1 L% X8 `; l4 x1 P4 i
上拉电阻就是把不确定的信号通过一个电阻钳位在高电平,此电阻还起到限流的作用。同理,下拉电阻是把不确定的信号钳位在低电平。上拉电阻是指器件的输入电流,而下拉指的是输出电流。
发表于 2009-12-12 22:21:56 | 显示全部楼层 来自: 中国浙江金华
专业性很强,学习了。
发表于 2009-12-12 23:05:59 | 显示全部楼层 来自: 中国浙江杭州
额 限制电压啊 确实有些受教了
发表回复
您需要登录后才可以回帖 登录 | 注册

本版积分规则

Licensed Copyright © 2016-2020 http://www.3dportal.cn/ All Rights Reserved 京 ICP备13008828号

小黑屋|手机版|Archiver|三维网 ( 京ICP备2023026364号-1 )

快速回复 返回顶部 返回列表